XILINX® Zynq® Ultrascale+TM CG MPSoC, 1,3 GHz, unité de traitement d'application (APU) double cœur A53 + unité de traitement en temps réel (RPU) double cœur
Puissant FPGA Xilinx pour une conception matérielle flexible, intégré au CPU
4 GB Ethernet, 1 interface série
Plus de 120 E/S sur les connecteurs de transfert P4 et P6, configurables via le FPGA en mode asymétrique (LVTTL) ou 50 paires LVDS
Caractéristiques de santé
Surveillance des tensions et des températures locales
Chien de garde
Protection contre la surchauffe
Support logiciel
BSPs Linux® et VxWorks® disponibles
Exemple de code source pour FPGA inclus dans le BSP Linux
Maître EtherCAT® disponible
Chargeur de démarrage universel : "Das U-Boot
Versions personnalisées disponibles sur demande
PMC au lieu de XMC
CAN IP core accessible via P4 ou P6
Noyau IP IRIG-B accessible via P4 ou P6
Autres types de CPU de la famille Zynq UltraScale+ MPSoC
Plage de température étendue
RTC
cPU hôte XMC ARM® 64 bits
Le facteur de forme XMC CPU/Zulu comprend un multiprocesseur (système sur puce) XILINX Zynq Ultrascale+ CG avec une fréquence d'horloge de 1,3 GHz.
La mémoire vive DDR4 de 32 bits de large offre une capacité totale de 1 GByte.
En outre, le CPU/Zulu XMC offre une flash SPI de 64 MByte pour les chargeurs de démarrage et une EEPROM I²C de 32 KBit pour les environnements sous-marins.
La mémoire de masse eMMC de 16 GByte du XMC-CPU/Zulu est utilisée pour le système d'exploitation, le système de fichiers et les logiciels d'application.
Interface XMC
L'interface XMC avec le bus Quad-Lane PCIe® est conçue conformément à la norme VITATM 42.3.
---