L'AD91661 est un générateur de signaux vectoriels sur puce à haute performance et à large bande, composé d'une interface de sérialisation/désérialisation JESD204B à haute vitesse (SERDES), d'un chemin de données numérique 16 bits flexible, d'un cœur de convertisseur numérique-analogique (DAC) en phase/quadrature (I/Q), et d'un amplificateur tampon de sortie différentiel à asymétrique intégré, adapté à une charge de 50 Ω jusqu'à 10 GHz.
Le cœur du CNA est basé sur une architecture à quadruple commutation, qui peut être configurée pour augmenter le taux de mise à jour effectif du cœur du CNA jusqu'à 12,8 GSPS à partir d'une horloge d'échantillonnage du CNA de 6,4 GHz, avec une largeur de bande de sortie analogique en courant continu vrai jusqu'à 9,0 GHz, typiquement. Le chemin de données numérique comprend plusieurs étages de filtres d'interpolation, un bloc de synthétiseur numérique direct (DDS) avec plusieurs oscillateurs à commande numérique (NCO) prenant en charge le saut de fréquence rapide (FFH), et des étages de filtres FIR85 et sincères inverses supplémentaires pour permettre une planification flexible du spectre.
Le tampon différentiel-associé élimine le besoin d'un balun à large bande et prend en charge toute la largeur de bande de sortie analogique du noyau DAC. Le couplage DC de la sortie permet de générer des formes d'onde en bande de base sans avoir recours à des tés de polarisation externes ou à des circuits similaires, ce qui rend l'AD9166 particulièrement adapté aux applications de transmission RF ultra-large bande à haute vitesse les plus exigeantes.
Les différents étages de filtrage permettent à l'AD9166 d'être configuré pour des débits de données plus faibles, tout en maintenant des fréquences d'horloge DAC plus élevées pour faciliter les exigences de filtrage et réduire la taille, le poids et la puissance de l'ensemble du système.
Le récepteur de l'interface de données comprend jusqu'à huit voies SERDES JESD204B, chacune capable de transporter jusqu'à 12,5 Gbps.
---