Moteur de traitement audio programmable FastDSP
Fréquence d'échantillonnage jusqu'à 768 kHz
Filtres Biquad, limiteurs, commandes de volume, mixage
Noyau DSP Tensilica HiFi 3z
Quadruple MAC par cycle : multiplicateur 24 x 24 bits et accumulateur 64 bits
Mode de fonctionnement à puissance flexible : 24,576 MHz, 49,152 MHz, 73,728 MHz et 98,304 MHz
Mémoire totale de 336 kB
Débogage et traçage JTAG
CAN et CNA 24 bits à faible latence
106 dB SNR (signal à travers l'ADC avec filtre pondéré A)
110 dB SNR combiné (signal à travers DAC et casque avec filtre pondéré A)
Moteur MAC double précision programmable pour un égaliseur à 24 étages maximum
Fréquences d'échantillonnage du port série de 8 kHz à 768 kHz
Délai de groupe de 5 μs (fS = 768 kHz) de l'entrée analogique vers la sortie analogique avec bypass FastDSP (zéro instructions)
3 entrées analogiques différentielles ou asymétriques, configurables en entrées micro ou ligne
8 entrées micro numériques
Sortie audio analogique différentielle, configurable en tant que sortie de ligne ou de casque d'écoute
2 canaux de sortie PDM
PLL supportant toute fréquence d'horloge d'entrée de 30 kHz à 36 MHz
Convertisseurs de fréquence d'échantillonnage asynchrone (ASRC) à 4 canaux
2 ports audio série 16 canaux supportant I2S, justifié à gauche, justifié à droite ou jusqu'à TDM16 (TDM12 en mode Turbo)
8 interpolateurs et 8 décimateurs avec routage flexible
Alimentation électrique
AVDD analogique à 1,8 V typique
E/S numériques IOVDD à 1,1 V à 1,98 V
DVDD numérique de 0,85 V à 1,21 V
Casque HPVDD à 1,8 V typique
Casque HPVDD_L à 1,2 V vers HPVDD
Interfaces de contrôle/communication
Ports de contrôle I2C, SPI ou UART
SPI quadruple maître (QSPI)
Port de communication UART
Auto-amorçage à partir de la flash QSPI
GPIO et IRQ flexibles
WLCSP à 56 billes, pas de 0,35 mm, 2,980 mm × 2,679 mm
---